基于ATPG的无线接入芯片的可测试性设计Testability Design of Wireless Chip Based on ATPG
郭慧晶,苏志雄,周剑扬
摘要(Abstract):
可测试性设计是现代芯片设计中的关键环节,针对无线接入芯片的可测试性设计对测试技术有更高的要求。首先概述可测试性设计和测试向量自动生成理论,然后采用最新的测试向量自动生成技术,根据自行设计的无线接入芯片的内部结构及特点,建立一套无线接入芯片可测试性设计的方案。同时功能测试向量的配合使用,使得设计更为可靠。最终以最简单灵活的方法实现了该芯片的可测试性设计。
关键词(KeyWords): DFT;扫描链;ATPG;stuckat
基金项目(Foundation):
作者(Author): 郭慧晶,苏志雄,周剑扬
参考文献(References):
- [1]Jan M Rabaey,Anantha Chandrakasan,Borivoje Nikolic.Digital Integrated Circuits:Digital Intergrated Circuits[M].北京:清华大学出版社,2004.
- [2]Bushnell M L,Agrawal V D.Essentials of Electronic Testingfor Digital,Memory and Mixed Signal VLSI Circuits[M].Kluwer Academic Publishers,2000.
- [3]Agrawal V D,Mercer M R.Testability Measures?WhatDo They Tell Us?Proc.of International Test Conf.,1982.
- [4]Zhao ZhengJia.Design For Test[M].Zhongguancun Ca-dence Institute of Software Technology,2004.
- [5]Alfred L Crouch.Design for Test for Digital IC′s andEmbedded Core System[M].Prentice Hall PTR,1999.
- [6]Marinissen E J,Zorian Y,Kapur R,et al.Towards a Stand-ard for Embedded Core Test:An Example,in Proc.of Inter-national Test Conference,1999.