低压CMOS满幅度恒定增益运算放大器设计Low Voltage CMOS Rail-to-Rail Constant Gain Operational Amplifier Design
何红宇,陈国鼎,周展怀
摘要(Abstract):
运用负反馈控制输入共模电平,实现了电源电压仅为0.9 V的满幅度运算放大器。采用TSMC 0.35μm CMOS工艺参数HSPICE模拟结果显示,在满幅度共模电平下,运放的平均直流电压增益为66.4 dB(10 pF电容负载),增益波动仅为0.01%,平均单位增益带宽为1.88 MHz,平均相位裕度52°,平均静态功耗仅为135μW。
关键词(KeyWords): 低压;低功耗;CMOS;rail-to-rail;运算放大器
基金项目(Foundation):
作者(Author): 何红宇,陈国鼎,周展怀
参考文献(References):
- [1]Phillip E Allen,Douglas R Holberg.CMOS模拟电路设计[M].2版.北京:电子工业出版社,2002.
- [2]Francisco Duque Carrillo J,Jose L Ausin,Gudio Torelli.1 V Rail to Rail Operational Amplifiers in StandardCMOS Technology[J].IEEE J.Solid state Circuits,2000,35(1):33 43.
- [3]林越,徐栋麟,任俊彦,等.基于共模电平偏移电路新型CMOS低电压满幅度运放设计[J].半导体学报,2002,23(5):529 534.
- [4]Chun Jen Huang,Hong Yi Huang.A Low Voltage CMOSRail to Rail Operational Amplifier Using Double PChannel Differential Input Pairs[J].Circuits and Systems.ISCAS′04,2004,(1):1 673 1 676.