现代电子技术

2006, (03) 125-127

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Archive) | 高级检索(Advanced Search)

基于FPGA APEX20K实现RS编/译码应用
Application of RS Encoder or Decoder Based on FPGA APEX20K

鄢菁

摘要(Abstract):

FPGA是一种新型的高密度大容量的PLD。RS码是目前应用最广泛的纠错编码之一。本设计并不讨论RS码的算法,RS编/译码部分直接利用Altera公司的ReedSolomonCompiler生成。针对FPGAAPEX20K系列器件,实现RS编/译码应用。并在此基础上,通过比较运用FIFO宏模块前后的编译报告,发现运用FIFO宏模块能够使设计所占用的资源大大减少,说明FPGA内部逻辑优化的重要性。

关键词(KeyWords): FPGA;RS码;FIFO宏模块;数字信号传输

Abstract:

Keywords:

基金项目(Foundation):

作者(Author): 鄢菁

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享